集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1106|回复: 0

DES的通信接口设计

[复制链接]
小舍YZ 发表于 2017-8-25 15:26:45 | 显示全部楼层 |阅读模式
DES的通信接口设计

通信接口负责为DES加密核心吞吐数据,需要根据不同的通信介质进行设计,以以太网应用为例,需实现相应的以太网MAC控制器以与物理层设备接口,或提供与已有以太网控制器硬件相接口的逻辑总线。
但是考虑到通用性的问题,由于通信链路速率的不同,通信接口与DES加密核心之间很难实现数据传输和加密的同步,因此需要在两者之间设计相应的机制。
在数据跨越不同时钟边界时,如何稳定可靠地传输数据是一个值得重视的问题,而握手或缓冲是常用的实现方案。
由于Xilinx系列的FPGA普遍提供了片B1ockRAM.并且支持双端口、独立时钟操作,采用双口RAM实现FIFO缓冲为解决这一问题提供了切实可行的方案。

考虑实验平台上硬件条件的限制,现成可用的通信接口只能选择UART。
由于UART传输的低速率,无疑成为了整个系统性能的瓶颈,使得加密性能的实际测试无法进行。
但是从功能演示和熟悉系统实现的流程上来说,UART的简易、可操作又不失为一个不错的选择。
因此,在本设计中,选取了UART作为通信接口。

UART通信接口部分的系统框图如下图所示:

图2 UART通信接口原理图

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-4-20 09:22 , Processed in 0.058427 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表