fpga_feixiang 发表于 2020-12-21 17:52:15

sdramPCB设计注意事项

SDRAM在制作PCB时,为了保证在高频下正常工作,首先应该处理好电源引脚的退耦电容,退耦电容的layout与FPGA电源引脚一样,在PCB设计时尽可能的靠近电源引脚,以最大限度地滤除纹波,提高SDRAM驱动电源的质量。

SDRAM时钟信号:由于SDRAM的工作频率较高,为避免传输效应,同时避免对其他信号产生干扰,在时钟线的布线时应尽可能采用地线隔离,缩短PCB上面的走线长度。

SDRAM控制信号:由于是高速并行操作,控制线在layout时尽可能地等长,以最大限度地保证时序信号的同步性。

如果对SDRAM的时钟,时序要求比较高,则在重要的控制线上面,加33Ω电阻来消除干扰。这个主要是降低信号边沿的跳变速率。

SDRAM尽可能地远离电源,晶振,用户接口等干扰比较大的电路模块

SDRAM走线即使没有严格的走等长线,只要走线不是太长,都没有太大关系。
https://images2015.cnblogs.com/blog/836224/201601/836224-20160120095417953-166307385.jpg

afei6969 发表于 2020-12-21 18:28:14

666666666666666

zhangyukun 发表于 2020-12-22 10:39:59

sdramPCB设计注意事项

大鹏 发表于 2020-12-22 14:16:54

sdramPCB设计注意事项
页: [1]
查看完整版本: sdramPCB设计注意事项