chengg1394 发表于 2010-12-16 22:52:04

这样简单的东西也编译不过,真想去死了算了!!!

这么简单的2选1选择器,居然编译不过去,搞了两天,真想去死了算了,如下:
module sele1of2(a,b,out,sele);
input a,b,sele;
output out;
case(sele)
0:out=a;
1:out=b;
endcase
endmodule
编译提示verilog HDL syntax ereor: case<-;

chengg1394 发表于 2010-12-16 22:53:51

module sele1of2(a,b,out,sele);
input a,b,sele;
output out;
case(sele)
0:out=a;
1:out=b;
endcase
endmodule
郁闷,我发帖子居然out变成了大写,还加了头像

chengg1394 发表于 2010-12-16 22:57:32

module sele1of2(a,b,out,sele);
input a,b,sele;
output out;
case(sele)
0:out=a;
1:out=b;
endcase
endmodule

chengg1394 发表于 2010-12-16 22:58:14

头像的地方是0:out=a;1:out=b;

chengg1394 发表于 2010-12-16 22:59:31

头像的地方是“:o”,被论坛替代了,郁闷呀

pzc007 发表于 2010-12-17 09:10:11

always语句呢??? out应该声明为reg类型吧???

wangxia6112 发表于 2010-12-17 11:16:36

语法就不对啊。应该是这样写。
module sele1of2(a,b,out,sele);
input a,b,sele;
output out;

reg out;

always @(sele)
begin
    case(sele)
    begin
    'b0:out<=a;
    'b1:out<=b;
    endcase
end

endmodule

你再试试,应该没问题。

chengg1394 发表于 2010-12-17 21:57:02

谢谢wangxia6112大侠指导,编译通过了,
always外不能用case语句吗?
还有好像if语句也不行,为什么呢?
还有组合逻辑也要定义reg型变量吗?

兜里有糖糖 发表于 2010-12-19 20:08:46

并行处理过程 如何编译在外面的语句?

wangxia6112 发表于 2010-12-20 09:39:12

我觉得你看看verilog教程就应该明白了,很多都是语法规则的问题。我也只是懂一点点而已。互相切磋了。
页: [1] 2
查看完整版本: 这样简单的东西也编译不过,真想去死了算了!!!