saddyxia 发表于 2017-8-21 11:09:41


感谢楼主分享

小舍YZ 发表于 2017-8-26 17:22:46

可以想象最简单的加法计算就是每一位都进行一次全加器计算,然后产生一个进行c,下一个全加器在取得进位以后再进行他的位的计算,循环下去直到最后一位。这样的问题是进行一次32位的加法计算就需要至少串行的经过32个全加器,如果CPU的频率是3Ghz,那么一个时钟周期,大约333皮秒内,是无法完成一次简单的加法运算的。
谢谢分享。。。。。。。。。。。。。。:lol

lcytms 发表于 2018-9-14 22:38:09

                     
温故而知新!!!

lcytms 发表于 2018-9-24 20:40:18

                     
中秋快乐!

fpga_feixiang 发表于 2018-9-27 15:47:18

顶~~~~~~~~~~~~~~~~~~~~

Sunlife 发表于 2018-10-8 17:28:08

                  :)

fpga_feixiang 发表于 2018-10-10 15:57:01

顶~~~~~~~~~~~~~~

Sunlife 发表于 2018-10-20 17:27:36

                  :)

fpga_feixiang 发表于 2018-10-21 14:45:08

顶~~~~~~~~~~~~~~~~

voiue 发表于 2018-12-12 17:49:48


前进位加法器CLA及其FPGA实现
页: 1 2 [3] 4 5
查看完整版本: 漫谈超前进位加法器CLA及其FPGA实现