lcytms
发表于 2017-12-31 19:48:50
0922
指导设计。
1.7 全流水架构节拍分析。
将1.5的图2复制过来再修改。
lcytms
发表于 2017-12-31 19:50:14
0923
指导设计。
1.7 全流水架构节拍分析。
复制到图7。
lcytms
发表于 2017-12-31 19:52:19
0924
指导设计。
1.7 全流水架构节拍分析。
增加XRR节点。
lcytms
发表于 2017-12-31 20:19:10
0925
指导设计。
1.7 全流水架构节拍分析。
lcytms
发表于 2017-12-31 20:30:14
0926
指导设计。
1.7 全流水架构节拍分析。
lcytms
发表于 2017-12-31 20:31:21
0927
指导设计。
1.7 全流水架构节拍分析。
图7 两级行缓冲器潜伏期分析。
将1.5的图3复制过来再修改。
lcytms
发表于 2017-12-31 20:32:12
0928
指导设计。
1.7 全流水架构节拍分析。
修改图8。
lcytms
发表于 2017-12-31 20:33:11
0929
指导设计。
1.7 全流水架构节拍分析。
现在就可以做边界分析了。
图8是什么呢?
跟上面的图3一样。
图8:计算阵列-输出寄存器节拍分析。
需要做边界分析。
lcytms
发表于 2017-12-31 20:34:08
0930
指导设计。
1.7 全流水架构节拍分析。
lcytms
发表于 2017-12-31 20:35:07
0931
指导设计。
1.7 全流水架构节拍分析。
absd(v_left)中的v代表valid。
页:
1
2
[3]
4
5
6
7
8
9
10
11
12