lcytms 发表于 2017-9-3 16:05:36

1127
        写s1。
        用clk2时钟来驱动。

lcytms 发表于 2017-9-3 16:06:30

1128
        写testbench。
        新建rz_encoder_tb.v文件。

lcytms 发表于 2017-9-3 16:07:40

1129
        写testbench。

lcytms 发表于 2017-9-3 16:08:48

1130
        写testbench。
        虽然是两个时钟,但是clk是前级的时钟,clk2是本身的时钟。

lcytms 发表于 2017-9-3 16:09:45

1131
        写testbench。
        In这个信号对齐clk时钟沿。

lcytms 发表于 2017-9-3 16:11:42

1132
        写testbench。
        设置仿真。
   

lcytms 发表于 2017-9-3 16:12:38

1133
        查看仿真波形。
        看到波形和黑板上是一样的。

lcytms 发表于 2017-9-3 16:14:45

1134
        查看仿真波形。
        将cursor2改名为T2。
        将cursor3改名为T3。

lcytms 发表于 2017-9-3 16:15:49

1135
        查看仿真波形。
        将cursor4改名为T4。
        看前1后0。
        在输入为1的期间,它能够做到均衡。
        而输入是0,保持是0。

lcytms 发表于 2017-9-3 16:17:30

1136
        解码作为练习,下午来做。
        曼彻斯特编码,怎么来做?
        曼彻斯特既可以做空号,也可以做长号。
页: 5 6 7 8 9 10 11 12 13 14 [15] 16 17 18 19 20 21 22 23 24
查看完整版本: 跟李凡老师学FPGA扩频通信D01:串行通信基础(20170418课堂笔记)