lcytms 发表于 2017-12-31 20:13:33

1510
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        Line_in进来以后,曼彻斯特译码器同样需要一些控制信号。

lcytms 发表于 2017-12-31 20:15:39

1511
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        其实这也有多种解决方案,这是解决方案之一。

晓灰灰 发表于 2018-1-2 10:38:33

扩频通信的学习

lcytms 发表于 2018-1-7 23:41:35

1512
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        曼彻斯特解码器,解码了以后怎么样?
        发送器比较短了。
        接收器要做到帧边界这一级。
        帧边界怎么对齐呢?
        我们讲了,要做枕头标志的检测,帧同步检测。
        看看PPT,有一个帧头检测。

lcytms 发表于 2018-1-7 23:45:50

1513
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        Frame_syn,FS。
        它是clk时钟域的,回到基带了。

lcytms 发表于 2018-1-7 23:47:06

1514
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。

lcytms 发表于 2018-1-7 23:52:04

1515
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        Mde,就是回到了基带上。
        它要找到冰糖葫芦串的边界。
        而且我们做了悲观检测,悲观的方案,保守的方案。
        那么它应该出什么信号?

lcytms 发表于 2018-1-12 22:58:28

1516
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        右侧出一个帧头同步的检测信号。
        当我们找到了同步头以后,这个信号将回馈给状态机。
        这个过程,我们在黑板上做一下。

lcytms 发表于 2018-1-12 22:59:33

1517
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        用一个移位寄存器,来比较对应的帧头。
        8个比特。
        然后进一个比较器。

lcytms 发表于 2018-1-12 23:01:01

1518
        (同学分享)。
        三、接收器设计。
        3.2 架构设计。
        进来的信号叫mde。
        比较器,做相等的比较。
        帧头我们做的是5A。
页: 16 17 18 19 20 21 22 23 24 25 [26] 27 28 29 30 31 32 33 34 35
查看完整版本: 跟李凡老师学FPGA扩频通信D02:串行通信设计(20170419课堂笔记)