1402
配置芯片是在AD的库里面。
那么你要找到AD的位置。
我来看一下,上午没有发给大家,稍后我再补给大家。
现在我看看它的安装路径上面有没有。
1403
这有。
在D盘。
找到路径,在这。
本帖最后由 lcytms 于 2019-2-24 09:02 编辑
1404
去搜。
搜到了。
点OK。
点YES。
点OK。
落地之前看一下。
它都有了。
可以,就用这个来做。
然后就对接上来就行了。
快捷键p-w,把它连接在一起。
1405
这边就不用打net了。
然后呢,把其它的部分做上。
这个部分接什么?
我们来看看我们的固件上。
这个部分我们都接的是3.3。
所以说这个配置也用3.3的来做。
FPGA上已经定了。
VCC接3.3。
连上去。
地,连上去。
NC是未连接,你要把它标注成未连接。
是快捷键p-v-n。
这边也一样。
1406
这是配置的。
按照厂家的手册,配置电路就是这样。
不需要上拉,不需要下拉。
但是我们接了配置芯片以后,这边电路上还有一些事情要做,就是退耦电容。
因为这有数字电路,凡是有数字电路的电源端口,就必须加退耦电容。
复制一个来。
因为复制的这个电容上有表贴的封装。
把C改成问号。
有三个端口,就有三个电容。
网络上就是接在3.3和地之间,但是布线的时候,一定要把电容放在1/2/9这三个端口的附近,才能为它提供电量的补偿,解决信号完整性的问题,缓解同步翻转噪声。
跟李凡老师学FPGA工程D01:《DDR2开发板》基础和原理图(20170513课堂笔记)
1407
快捷键p-w连接在一起。
上面是3.3V,下面是地。
这样的话呢,布局的时候,它就会给你生成这些电容。
然后呢,我们需要放置在端口附近。
好,下面是JTAG的部分。
JTAG是这边。
这边是一个双列直插的10脚的Jtag的连接器。
是5x2的连接器。
上面写的是至芯。
这个应该是AD的库。
先看看。
1408
修改路径,回到我们的库里面。
我们的库是在F盘,至芯1702。
点search。
应该不在这。
那个上面打错了,应该是在AD上。
可以在这个地方来找。
连接器的集成库。
然后在MASK里面找。
1409
有5x2的连接器,点OK。
点OK。
在可视的地方标注上JTAG。
然后我们看它的封装。
这个封装呢,不是我们要求的封装。
或者说这个封装在国内买不到。
我们用的封装是IDC10。
这里没有。
我们加一个,点add。
点OK。
这上面就已经有了。
没有的话,大家知道怎么搜,到至芯的库里面去搜。
点OK。
封装就进来了。
点OK。
1410
然后呢,接上它。
看看这个设计上是怎么接的。
第一脚接TCK。
并且这里还会有下拉电阻。
第二脚是接地。
